CMOSOD门(漏极开路门)的输出端可以直接相连,实现线与。()
A.错误
B.正确
A.错误
B.正确
第2题
在图P3.15电路中。已知OC门G1和G2输出端集电极开路三极管截止时的漏电流最大值为IOH(max)=0.25mA,输出低电平时输出电流最大允许值为IOL(max)=16mA,输出低电平最大值为 IOL(max)≤0.2V。若VCC=5V,为保证VOH≥3.6V、VOL≤0.2V,试求 RP阻值的允许范围。
第7题
以下电路中常用于总线应用的有()。
A.TSL门
B.OC门
C.漏极开路门
D.CMOS与非门
第10题
图P3.8中,LSTTL门电路输出低电平VOL≤0.4V时的最大负载灌电流ILM≤8mA,输出高电平时的漏电流IOH≤50μA,CMOS门的输入电流可以忽略不计。如果要求Z点(即门的输入端)高、低电平分别为VIH≥4V,VIL≤0.4V,请计算上拉电阻R2的选择范围。
第11题
在图P3.18电路中,为保证OC门的输出满足VOH≥3.4V、VOL≤0.5V,试求 RP取值的允许范围。已知OC门C1和G2输出高电平时开路输出三极管的漏电流最大值为IOH(max)=0.1mA,输出低电平时最大输出电流为IOL(max)=8mA,输出低电平的最大值为VOL(max)=0.5V。门电路G3和G4的高电平输入电流最大值为IIH(max)=20μA,低电平输入电流最大值为IIL(max)=-0.4mA。