题目内容
(请给出正确答案)
[主观题]
按如图所示波形要求,设计一个同步时序电路,对空闲不用状态可视为任意项,以保证电路结构最简。(要求选用JK触
按如图所示波形要求,设计一个同步时序电路,对空闲不用状态可视为任意项,以保证电路结构最简。(要求选用JK触发器)
答案
查看答案
按如图所示波形要求,设计一个同步时序电路,对空闲不用状态可视为任意项,以保证电路结构最简。(要求选用JK触发器)
第1题
按表L6-9所提供的状态转移要求,设计能自启动的同步时序电路,并指出该电路的逻辑功能。
表L6-9 | ||||||||
Q4 | Q3 | Q2 | Q1 | Q'4 | Q'3 | Q'2 | Q'1 | Z |
0 | 0 | 0 | 0 | 0 | 0 | 0 | 1 | 0 |
0 | 0 | 0 | 1 | 0 | 0 | 1 | 0 | 0 |
0 | 0 | 1 | 0 | 0 | 0 | 1 | 1 | 0 |
0 | 0 | 1 | 1 | 0 | 1 | 0 | 0 | 0 |
0 | 1 | 0 | 0 | 0 | 1 | 0 | 1 | 0 |
0 | 1 | 0 | 1 | 0 | 1 | 1 | 0 | 0 |
0 | 1 | 1 | 0 | 0 | 1 | 1 | 1 | 0 |
0 | 1 | 1 | 1 | 1 | 1 | 1 | 0 | 0 |
1 | 1 | 1 | 0 | 1 | 1 | 1 | 1 | 0 |
1 | 1 | 1 | 1 | 0 | 0 | 0 | 0 | 1 |
第3题
分别用相关器件和VHDL语言设计一个可控同步计数器,要求: 在M=0时,按加1顺序(0→1→2→…)计数,并实现模5计数器;在M=1时,按加2顺序(0→2→4→1→…)计数,并实现模5计数器。
第4题
一个11位左移移位寄存器和两个同步时序电路相连,如图4-56(a)所示。这两个同步时序电路的状态如图4-56(b)所示。设寄存器的状态为01101000100,两个时序电路均处于00状态,试确定在11个CP脉冲作用下Z2的输出序列。
第5题
A.正确
B.错误
第6题
试设计一个时序电路,将16字×4位的ROM中的数据变为串行码,并自动循环输出。(建议:用555,'161和'194等实现。)
第7题
第9题
h1(t)波形如图所示,确定一个连续信号x1(t),使它具有如下性质:
(1)x1(t)是实函数;
(2)当t<0时,x1(t)=0;
(3)对所有t≥0,|x1(t)|≤1;
(4)y1(t)=x1(t)*h1(t)在t=4的值尽可能大。